

#### Conteúdos Organização Interna ALU Unidade de controlo e temporização Acumulador Flags Apontador da pilha Contador do programa temporários Circuito integrado Modos de endereçamento Endereçamento implícito Endereçamento por registo Endereçamento direto Endereçamento indireto por registo Tipos de instruções Transferência de dados Aritméticas, lógicas e de rotação Controlo e salto Controlo do CPU, I/O e Satck

#### Organização interna

- Os principais componentes de um microprocessador são:
  - Barramentos
  - ALU (unidade lógica e aritmética)
  - Unidade de controlo e temporização
  - Registos



Digarama de blocos do microprocessador 8085 da INTE

## Organização interna - barramentos

- O barramento de endereços está adstrito às linhas de endereço A<sub>8</sub> a A<sub>15</sub>
  - As restantes linhas de endereço são servidas por um outro barramento de dados, ou seja, o microprocessador apenas dispões de 16 linhas para servir 24 linhas, isto é, 16 linhas para os endereços e oito linhas para os dados
  - Na realidade não existe um verdadeiro barramento de dados, mas um barramento multiplexado de dados e de endereços anotados por AD<sub>0</sub> a AD<sub>7</sub>.
  - Como é óbvio, é necessário separar os dois conteúdos do barramento multiplexado, o que se consegue com um sinal de controlo, ALE (Address Latch Enable)



Diagrama de blocos do microprocessador 8085 da INTE

#### Organização interna - ALU

- 5

- ALU (unidade lógica e aritmética):
  - Este circuito contém toda a lógica de processamento de dados do microprocessador
  - Acede frequentemente a um registo denominado registo acumulador (A)
    - Exemplo: numa adição, uma das parcelas é colocada obrigatoriamente no registo acumulador (A), sendo o resultado enviado também para o registo acumulador, onde é, guardado temporariamente.
  - As funções possíveis são: adição, subtração, comparação, AND, OR e XOR lógicos, deslocamento para a esquerda/direita, incrementação, decrementação, etc.



Diagrama de blocos do microprocessador 8085 da INTEL

# Organização interna — unidade de controlo e temporização

6

- Unidade de controlo e temporização:
  - Trata-se da unidade que promove a correta sequência de funcionamento dos diversos blocos que compõem o microprocessador
  - O descodificador de instruções adquire as instruções do registo de instruções, determina o que deve ser feito com os dados e promove os sinais adequados para que a tarefa seja realizada
  - Desta unidade saem, para todas as unidades que constituem o microprocessador, linhas de controlo
  - □ É esta unidade que:
    - Dá saída ou responde aos sinais de controlo vindos do exterior
    - Controla o fluxo de dados entre o microprocessador, a memória e os dispositivos I/O



Diagrama de blocos do microprocessador 8085 da INTE

Os registos principais são:

- Registo acumulador (A)
- Registo de flags (F)
- Registos de uso geral (B, C, D, E, H e L)
- Podemos ainda observar a existência de mais registos:
  - □ SP (Stack pointer) apontador da pilha
  - PC (Program Counter) contador de programa
  - IR (Instruction Register) registo de instruções
- Existem ainda alguns registos temporários



Diggrama de blocos do microprocessador 8085 da INTEL

#### Organização interna - registos

- Registo acumulador (A):
  - É o registo mais utilizado pelo microprocessador
  - Quando se processam instruções lógicas ou aritméticas entre duas palavras, uma delas está obrigatoriamente no registo acumulador, estando a outra num registo de uso geral ou numa posição de memória
  - O resultado da operação é usualmente colocado no registo acumulador, substituindo assim o valor anterior que se encontrava guardado neste registo
  - O registo acumulador recebe e envia dados pelo barramento interno, daí o registo acumulador ter o mesmo tamanho que o barramento interno, isto é, 8 bits
  - A principal função deste registo é guardar temporariamente a informação presente na instrução

9

- Registo de flags (F):
  - □ Este registo é um registo apenas de leitura com apenas 5 bits, cujos estados possíveis são SET (1) ou RESET (0)
  - Há cinco flags de condição associadas à execução das instruções:
    - Zero (Z): se o resultado da execução de uma instrução tem o valor zero, então faz-se o set (1) desta flag, caso contrário, é feito o reset (0)
    - Sinal (\$): se o bit mais significativo do resultado da operação for 1, então faz-se o set (1) desta flag, caso contrário, é feito o reset (0)
    - Paridade (P): se o resultado da operação tiver paridade par, então faz-se o set (1) desta flag, caso o resultado tenha paridade impar, é feito o reset (0) da flag
    - Carry (CS): se da execução da instrução resultar um transporte (carry na adição e borrow na subtração ou comparação)
      para além do bit mais significativo, então faz-se o set (1) desta flag, caso contrário é feiro o reset (0)
    - Carry auxiliar (AC): se a execução de uma instrução causou um transporte do bit 3 para o bit 4 do valor resultante, então faz-se o set (1) desta flag, caso contrário, é feito o reset (0). Esta flag é afetada por adições, subtrações, incrementos, decrementos, comparações e operações lógicas, mas utiliza-se principalmente com adições e incrementos que precedem a instrução DAA (ajuste decimal do acumulador)

#### Organização interna - registos

- □ Registos de uso geral (B, C, D, E, H e L):
  - □ São registos de 8 bits, que podem ser utilizados em diversas instruções
  - 🛮 É indiferente a escolha de qual dos registos a utilizar em certa operação
  - □ Usualmente o par de registos HL é utilizado como apontador de memória
  - Algumas instruções utilizam os registos de 8 bits agrupados aos pares, como se tratassem de registos de 16 bits, no entanto estes registos só podem ser agrupados da seguinte forma:
    - BC
    - DE
    - HL

11

- □ Registo apontador da pilha (SP):
  - □ É um registo de 16 bits
  - O microprocessador dispõem de uma zona especial na memória , para aí serem guardados endereços ou dados temporariamente, a que se chama pilha (stack)
  - A informação é colocada na pilha de forma inversa à qual vai ser lida, isto é, a última informação a ser colocada na pilha será a primeira a ser lida
  - Este registo é automaticamente decrementado/incrementado de cada vez que é utilizado
  - A informação para e da pilha é obtida exclusivamente através das instruções
     PUSH e POP, respetivamente

#### Organização interna - registos

- Registo contador de programa (PC):
  - Um programa é um conjunto de instruções guardadas na memória
  - Para que o programa funcione corretamente, as diferentes instruções deverão ser executadas na devida altura e pela ordem correta
  - É a este registo que compete garantir qual e quando a instrução seguinte deve ser executada e qual a instrução que se seque
  - Para que o microprocessador possa iniciar a execução de um programa é necessário que o contador de programa seja carregado com o endereço da posição de memória que contém a primeira instrução do programa a ser executada
  - Este registo é um registo de 16 bits, uma vez que o barramento de endereços tem 16 bits, o que significa que podem ser endereçadas 64K posições de memória diferentes
  - O contador de programa incrementa automaticamente (1, 2, 3 ou 4 vezes) enquanto é executada uma instrução. O número de vezes que o contador de programa é incrementado depende do tamanho da instrução
  - Apesar do contador de programa ser incrementado automaticamente, existem instruções que permitem modificar o conteúdo deste registo e assim alterar o incremento sequencial deste registo na memória (JUMP, RESET, etc.)

13

- Registo de instruções (IR):
  - É um local temporário de armazenamento para os códigos binários das instruções guardadas na memória
  - Quando o processador procura uma instrução (fetch) na memória, coloca no barramento de endereços o endereço de memória onde está localizada a instrução
  - Através do barramento de dados é lida a informação que está contida no conteúdo da posição de memória cujo endereço foi colocado na barramento de endereços. Essa informação binária fica armazenada no registo de instruções, até que seja procurada uma nova instrução
  - O registo de instruções apenas recebe dados do barramento de dados e não pode colocar dados no barramento
  - As saídas do registo de instruções estão ligadas a uma unidade denominada descodificador de instruções. Durante a execução de uma instrução o descodificador de instruções indica à unidade de controlo e temporização o que deve exatamente realizar.

#### Organização interna – registos

- □ Registos temporários:
  - Normalmente estes registos estão associados à unidade lógica e aritmética, uma vez que a ALU não tem capacidade de guardar informação, apenas tem a capacidade de processar informação
  - Estes registos não estão acessíveis ao programador





#### Circuito integrado • Indica que está a ser requisitado o uso do barramento de endereços e de dados 35 Se ficar ativo durante um ciclo de leitura ou escrita READY indica que a memória ou o dispositivo I/O está pronto para enviar ou receber dados 10 INTR • Pedido de interrupção 11 $\overline{INTA}$ • Atendimento do pedido de interrupção 37 CLOCK(OUT) • Saída do relógio

## Modos de endereçamento

- Existem cinco modos de endereçamento do microprocessador das INTEL 8085:
  - □ Endereçamento implícito
  - □ Endereçamento imediato
  - □ Endereçamento por registo
  - □ Endereçamento direto
  - Endereçamento indireto por registo

#### Modos de endereçamento

19

- □ Endereçamento implícito:
  - As instruções que utilizam este modo de endereçamento, o endereçamento está implícito na própria instrução
  - Neste tipo de endereçamento, o código de operação da instrução é fixo
  - Não existem campos variáveis, isto é, a origem e o destino são fixos
  - Exemplo: a instrução STC coloca a la flag de carry do registo de flags

#### Modos de endereçamento

- □ Endereçamento imediato:
  - As instruções que usam este tipo de endereçamento têm os dados posicionados imediatamente após o código da operação
  - Exemplo: a instrução ADI byte soma o valor do byte ao registo acumulador (A) e o resultado é colocado na registo acumulador (A)

#### Modos de endereçamento

21

- □ Endereçamento por registo:
  - Nesta modalidade de endereçamento um ou vários registos do processador são endereçados
  - □ A operação e a origem do operando são especificadas
  - O formato destas instruções contêm um ou vários campos que especificam quais os registos do processador a usar
  - Exemplo: a instrução ADC registo adiciona o conteúdo do registo com a flag de carry e com o conteúdo do registo acumulador (A) e o resultado e colocado no registo acumulador (A)

#### Modos de endereçamento

- □ Endereçamento direto:
  - As instruções que usam este tipo de endereçamento têm um formato com 3 bytes:
    - 1° byte representa o código da operação
    - O 2º byte representa o byte menos significativo do endereço do operando
    - 0 3° byte representa o byte mais significativo da endereço do operando
  - Exemplo: a instrução LD A,end promove a cópia dos oito bits da posição de memória end, para o registo acumulador (A)

#### Modos de endereçamento

23

- □ Endereçamento indireto por registo:
  - Este tipo de endereçamento permite o endereçamento por um par de registos:
    - HL
    - DE
    - BC
  - Exemplo: a instrução LDAX B copia para o conteúdo do registo acumulador (A) o conteúdo da posição de memória indicada pelo par de registos BC

#### Tipos de instruções

- □ Existem quatro grupos de instruções no microprocessador da INTEL 8085:
  - □ Grupo de transferência de dados
  - □ Grupo aritmético, lógico e de rotação
  - □ Grupo de controlo e de salto
  - □ Grupo de controlo do CPU, I/O e da Pilha

## Tipos de instruções

pr Par de registos: HL, BC, DE, SP, PC

reg Registo: A, B, C, D, E, H, L

M Posição de memória

addr Endereço de 1 ó bits de uma posição de memória

x O bit do registo de flags é afetado

byte Constante, ou expressão lógica/aritmética que representa um dado de 8 bits

double Constante, ou expressão lógica/aritmética que representa um dado de 16 bits

[] Conteúdo do que se encontra dentro de parênteses retos

[[ ]] Conteúdo do conteúdo do que se encontra dentro de parênteses retos

CS Flag de carry

label Endereço de uma posição de memória

port Endereço de um dispositivo I/O

## Tipos de instruções – grupo de transferência de dados

- □ São instruções que transferem dados entre registos ou entre registos e a memória
- A origem é sempre indicada a seguir à vírgula e o destino é indicado antes da vírgula:
  - Formato das instruções: instrução destino, origem
- Quando se trata de uma operação com a memória, o respetivo endereço deve ser previamente carregado no par de registos HL, que funciona como ponteiro da memória
- Exemplos:
  - MOV D,A esta instrução copia o conteúdo do registo acumulador (A) para o conteúdo do registo D
  - MOV M,C esta instrução ao ser executada copia o conteúdo do registo C para o endereço de memória apontado pelo par de registos HL. Atenção que o uso do par de registos HL como apontador de memória obriga a que o respetivo endereço de memória seja carregado no par de registo HL (LXI H, endereço de memória)

| _         |           |     |          |          | _        | ões – grupo de<br>e dados                                                                                                                                  |
|-----------|-----------|-----|----------|----------|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Instrução | Operandos | Sta | tus do r | egisto ( | igs<br>P | Operação realizada                                                                                                                                         |
| LDAX      | pr        |     |          |          |          | [A] $\leftarrow$ [[pr]]<br>Load A using implied addressing by BC (pr=B) or DE (pr=D)                                                                       |
| STAX      | pr        |     |          |          |          | [[pr]]  [A] Store A using implied addressing by BC (pr=B) or DE (pr=D)                                                                                     |
| MOV       | r,M       |     |          |          |          | $[r] \leftarrow [\text{[HL]]}$ Load any register using implied addressing by HL                                                                            |
| MOV       | M,r       |     |          |          |          | [[HL]] $\leftarrow$ [r] Store any register using implied addressing by HL                                                                                  |
| LDA       | addr      |     |          |          |          | [A] ← [addr]<br>Load A using direct addressing                                                                                                             |
| STA       | addr      |     |          |          |          |                                                                                                                                                            |
| LHLD      | addr      |     |          |          |          | [L] ← [addr] and [H] ← [addr+1]  Load H and L registers using direct addressing                                                                            |
| SHLD      | addr      |     |          |          |          | [addr] $\leftarrow$ [L] and [addr+1] $\leftarrow$ [H]<br>Store H and L registers using direct addressing                                                   |
| MOV       | r,r       |     |          |          |          | $[r] \leftarrow [r]$ Move any register to any register                                                                                                     |
| XCHG      |           |     |          |          |          | $\label{eq:definition} \begin{split} [D] & \longleftrightarrow [H] \text{ and } [E] & \longleftrightarrow [L] \\ & \text{Exchange DE with HL} \end{split}$ |
| SPHL      |           |     |          |          |          | [HL] ← [SP] Move HL to SP                                                                                                                                  |



#### Tipos de instruções — grupo aritmético, lógico e de rotação

29

- São instruções que efetuam cálculos aritméticos, lógicos e de rotação sobre os dados
- □ Estas instruções afetam todas as flags do registo de flags (F)
- A maioria destas instruções apenas têm um operando uma vez que o segundo operando está implícito e é o registo acumulador (A)
- Exemplos:
  - ADD B esta instrução soma o conteúdo do registo acumulador (A) com o conteúdo do registo B e coloca o resultado no registo acumulador (A)
  - ADD M esta instrução ao ser executada soma o conteúdo do registo acumulador (A) com o conteúdo do endereço de memória apontado pelo par de registos HL e coloca o resultado no registo acumulador (A). Atenção que o uso do par de registos HL como apontador de memória obriga a que o respetivo endereço de memória seja carregado no par de registo HL (LXI H, endereço de memória)

#### Tipos de instruções — grupo aritmético, lógico e de rotação

|           |           | Sta | tus do r | egista | de flo | igs |                                                                                                                                                                                                                                                     |
|-----------|-----------|-----|----------|--------|--------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Instrução | Operandos | CS  | AC       | Z      | S      | Р   | Operação realizada                                                                                                                                                                                                                                  |
| ADD       | м         | x   | x        | ×      | x      | x   | [A] $\leftarrow$ [A] + [[HL]]<br>Add register A with implied addressing by HL and store the result in register A                                                                                                                                    |
| ADC       | м         | x   | x        | x      | ×      | ×   | $[A] \leftarrow [A] + [[HL]] + [CS] \\$ Add register A with carry with implied addressing by HL and store the result in register A                                                                                                                  |
| SUB       | м         | ×   | x        | x      | ×      | x   | $[A] \leftarrow [A] - [[HL]]$ Subtract register A with implied addressing by HL and store the result in register A                                                                                                                                  |
| SBB       | м         | x   | x        | x      | ×      | ×   | [A] $\leftarrow$ [A] - [[HL]] - [CS]<br>Subtract register A with carry with implied addressing by HL and store the result in register A                                                                                                             |
| ANA       | м         | 0   | 1        | ×      | x      | х   | [A] $\leftarrow$ [A] AND [[HL]]<br>AND between register A with implied addressing by HL and store the result in register A                                                                                                                          |
| XRA       | м         | 0   | 0        | x      | x      | x   | [A] $\leftarrow$ [A] XOR [[HL]] Exclusive-OR between register A with implied addressing by HL and store the result in register A                                                                                                                    |
| ORA       | м         | 0   | 0        | x      | ×      | x   | $[A] \leftarrow [A] \ OR \ [[HL]]$ OR between register A with implied addressing by HL and store the result in register A                                                                                                                           |
| СМР       | м         | x   | ×        | x      | x      | x   | [A] $-$ [[HL]] Compare register A with implied addressing by HL If register A $<$ [[HL]] than the carry flag is set (1) If register A $=$ [[HL]] than the zero flag is set (1) If register A $>$ [[HL]] than the carry and zero flags are reset (0) |
| INR       | м         | x   | x        | ×      | x      | x   | [[HL]] ← [[HL]] + 1<br>Increment memory                                                                                                                                                                                                             |
| DCR       | м         | x   | x        | ×      | x      | x   | [[HL]] ← [[HL]] -1 Decrement memory                                                                                                                                                                                                                 |
|           |           |     |          |        |        |     |                                                                                                                                                                                                                                                     |

| 31 | -         | os d<br>ico e |      |          |        |        |     | ões — grupo aritmético,<br>ıção                                                                                                                                                                                                     |
|----|-----------|---------------|------|----------|--------|--------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | Instrução | Operandos     | Stat | tus do r | egista | de flo | ags | Operação realizada                                                                                                                                                                                                                  |
|    |           |               | CS   | AC       | Z      | S      | Р   |                                                                                                                                                                                                                                     |
|    | ADI       | byte          | ×    | x        | x      | x      | x   | [A] $\leftarrow$ [A] + byte Add register A with 8 bit immediate data and store the result in register A                                                                                                                             |
|    | ACI       | byte          | ×    | ×        | ×      | ×      | x   | $[A]  [A] + byte + [CS] \\$ Add register A with 8 bit immediate data with carry and store the result in register A                                                                                                                  |
|    | SUI       | byte          | ×    | ×        | ×      | ×      | ×   | $[A] \leftarrow [A] - byte$ Subtract register A with 8 bit immediate data and store the result in register A                                                                                                                        |
|    | SBI       | byte          | ×    | x        | ×      | ×      | x   | [A] ← [A] - byte - [CS] Subtract register A with 8 bit immediate data with carry and store the result in register A                                                                                                                 |
|    | ANI       | byte          | 0    | 1        | ×      | ×      | x   | [A] $\leftarrow$ [A] AND byte AND between register A with 8 bit immediate data and store the result in register A                                                                                                                   |
|    | XRI       | byte          | 0    | 0        | x      | ×      | x   | $[A]  [A] \text{ XOR byte} \\ \text{Exclusive-OR between register A with 8 bit immediate data and store the result in register A} \\$                                                                                               |
|    | ORI       | byte          | 0    | 0        | ×      | ×      | x   | [A] $\leftarrow$ [A] OR byte OR between register A with 8 bit immediate data and store the result in register A                                                                                                                     |
|    | СРІ       | byte          | x    | ×        | x      | x      | x   | [A] — byte  Compare register A with 8 bit immediate data  If register A < byte than the carry flag is set (1)  If register B = byte than the zero flag is set (1)  If register A > byte than the carry and zero flags are reset (0) |
|    | ADD       | r             | x    | x        | x      | x      | ×   | [A]  [A] + [r] Add register A with any register and store the result in register A                                                                                                                                                  |
|    | ADC       | r             | ×    | ×        | ×      | ×      | x   | [A] $\leftarrow$ [A] + [r] + [CS]<br>Add register A with any register with carry and store the result in register A                                                                                                                 |







### Tipos de instruções — grupo aritmético, lógico e de rotação

Instrução

Operandos

CS AC Z S P

[pr] ← [pr] + 1
Increment register pair BC (pr=B), DE (pr=D), HL (pr=H), SP (pr=SP) and store the result in a register pair BC (pr=B), DE (pr=D), HL (pr=H), SP (pr=SP) and store the result in a register pair BC (pr=B), DE (pr=D), HL (pr=H), SP (pr=SP) and store the result in a register pair BC (pr=B), DE (pr=D), HL (pr=H), SP (pr=SP) and store the result in a register pair BC (pr=B), DE (pr=D), HL (pr=H), SP (pr=SP) and store the result in a register pair BC (pr=B), DE (pr=D), HL (pr=H), SP (pr=SP)

#### Tipos de instruções – grupo de controlo e de salto

- 36
- □ São instruções que permitem efetuar saltos para a frente ou para trás num programa
- Os saltos podem ser:
  - Incondicionais
  - Condicionais: estes realizam-se testando por exemplo os bits do registo de flags (F)
- Estas instruções permitem realizar saltos para subprogramas
- Exemplos:
  - JMP 1000H esta instrução redireciona incondicionalmente o contador do programa (PC) para a posição de memória 1000H
  - JNZ 1040H esta instrução apenas redireciona o contador do programa (PC) para a posição de memória 1040H se o bit de zero (z) do registo de Flags (F) for igual a zero
  - CALL 1020H esta instrução redireciona incondicionalmente o contador do program (PC) para o endereço de início de um subprograma que se encontra na posição de memória 1020H. Sempre que usamos a instrução CALL para voltar ao programa inicial temos de usar a instrução de return (RET), para que o contador de programa (PC) volte à posição original que tinha antes de ser executada a chamada do subprograma. Isto é conseguido uma vez que a instrução CALL guarda o endereço de retorno do programa principal na pilha (STACK).

|           | os d<br>alto | е          | in       | st | ru | ıç       | ões – grupo de controlo                                                                                                                                           |
|-----------|--------------|------------|----------|----|----|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|           |              |            |          |    |    |          |                                                                                                                                                                   |
| Instrução | Operandos    | Star<br>CS | tus do r | _  |    | igs<br>P | Operação realizada                                                                                                                                                |
| JMP       | label        |            |          |    |    |          | [PC] ← label Jump to instruction at address label                                                                                                                 |
| PCHL      |              |            |          |    |    |          | $[PC] \leftarrow [HL]$<br>Jump to instruction at address contained in HL                                                                                          |
| CALL      | label        |            |          |    |    |          | [[SP]] ← [PC] , [PC] ← label, [SP] ← [SP] − 2<br>Jump to subrotine starting at address label                                                                      |
| СС        | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the carry flag (CS) equal to 1 |
| CNC       | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the carry flag (CS) equal to 0 |
| CZ        | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the zero flag (Z) equal to 1   |
| CNZ       | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the zero flag (Z) equal to 0   |
| СР        | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the sign flag (S) equal to 0   |
| CM        | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the sign flag (S) equal to 1   |
| CPE       | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subrotine starting at address label if the parity flag (P) equal to 1 |
| СРО       | label        |            |          |    |    |          | [[SP]] $\leftarrow$ [PC] , [PC] $\leftarrow$ label, [SP] $\leftarrow$ [SP] $-$ 2<br>Jump to subratine starting at address label if the parity flag (P) equal to 0 |



# Tipos de instruções – grupo de controlo e salto

|     |       | Sta | tus do i | egisto | de flo | ags |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-----|-------|-----|----------|--------|--------|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|     |       | CS  | AC       | Z      | S      | Р   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| JZ  | label |     |          |        |        |     | [PC] $\leftarrow$ label Jump to instruction at address label if the zero flag (Z) equal to 1                                                                                                                                                                                                                                                                                                                                                                                                                             |
| JNZ | label |     |          |        |        |     | [PC] $\leftarrow$ label Jump to instruction at address label if the zero flag (Z) equal to 0                                                                                                                                                                                                                                                                                                                                                                                                                             |
| JP  | label |     |          |        |        |     | [PC] $\leftarrow$ label Jump to instruction at address label if the sign flag (S) equal to 0                                                                                                                                                                                                                                                                                                                                                                                                                             |
| JM  | label |     |          |        |        |     | [PC] $\leftarrow$ label<br>Jump to instruction at address label if the sign flag (S) equal to 1                                                                                                                                                                                                                                                                                                                                                                                                                          |
| JPE | label |     |          |        |        |     | [PC] $\leftarrow$ label<br>Jump to instruction at address label if the parity flag (P) equal to 1                                                                                                                                                                                                                                                                                                                                                                                                                        |
| JPO | label |     |          |        |        |     | [PC] $\leftarrow$ label<br>Jump to instruction at address label if the parity flag (P) equal to 0                                                                                                                                                                                                                                                                                                                                                                                                                        |
| RST | n     |     |          |        |        |     | The RST instruction is equivalent to a 1-byte call instruction to one of eight memory locations depending upon the number. The instructions are generally used in conjunction with interrupt and inserted using external forardware. However these can be used as software instructions program to transfer program execution to one of the eight locations. The addresses are: Instruction Restart Address RST 0 0000H RST 1 00008H RST 2 0010H RST 3 0018H RST 3 0018H RST 4 0020H RST 5 0028H RST 6 0030H RST 7 0038H |

# Tipos de instruções – grupo de controlo do CPU, I/O e da Pilha

- São instruções que permitem realizar operações diretamente com o CPU, com dispositivos I/O e com a Pilha
- □ Exemplos:
  - □ **PUSH B** Guarda na pilha os valores do par de registos BC
  - □ POP D copia os valores guardados na pilha para o par de registos DE
  - OUT byte copia o conteúdo do registo acumulador (A) através de um porto de saída cujo endereço é byte
  - IN byte copia um byte através de um porto de entrada para o registo acumulador (A), do endereço byte
  - NOP é uma instrução usada para temporização, uma vez que durante a sua execução o processador não realiza operações mas o contador de programa (PC) é incrementado
  - □ **HLT** é uma instrução que provoca a paragem do processador

#### Tipos de instruções – grupo de controlo do CPU, I/O e da Pilha 41 Operandos Status do registo de flags CS AC Z S P [A] ← [port] Input to register acumulator (A) from I/O port [[SP]] $\leftarrow$ [pr] , [SP] $\leftarrow$ [SP] - 2 Push register pair BC (pr=B), DE (pr =D), H (pr=HL), PSW (pr=PSW) contentes onto stack PUSH [pr] $\leftarrow$ [[SP]] , [SP] $\leftarrow$ [SP] + 2 Pop stack into register pair BC (pr=B), DE (pr =D), H (pr=HL), PSW (pr=PSW) $[HL] \leftarrow [[SP]] \\ Exchange \ HL \ with \ top \ of \ stack$ XTHL Enable interrupts following execution of next instruction SIM Set interrupt mask RIM Read interrupt mask $\label{eq:pc} \mbox{[PC]} \leftarrow \mbox{[PC]} + 1$ No operation but program counter (PC) is incremented HALT Stop CPU operation HLT